मैंउच्च प्रदर्शन स्टेटिक सीएमओएस प्रौद्योगिकी
मैं25-एनएस निर्देश चक्र समय (40 मेगाहर्ट्ज)
मैं40-एमआईपीएस प्रदर्शन
मैंलो-पावर 3.3-वी डिज़ाइन
मैंTMS320C2xx DSP CPU कोर पर आधारित
मैंF243/F241/C242 . के साथ कोड-संगत
मैंनिर्देश सेट और मॉड्यूल F240 . के साथ संगत
मैंफ्लैश (एलएफ) और रोम (एलसी) डिवाइस विकल्प
LF240xA: LF2407A, LF2406A, LF2403A, LF2402A
LC240xA: LC2406A, LC2404A, LC2403A, LC2402A
मैंऑन-चिप मेमोरी
मैं32K तक शब्द x 16 बिट्स फ्लैश EEPROM (4 सेक्टर) या ROM
मैंऑन-चिप फ्लैश/रोम के लिए प्रोग्रामयोग्य "कोड-सुरक्षा" सुविधा
मैं2.5K तक शब्द x 16 बिट डेटा/प्रोग्राम RAM
मैंडुअल-एक्सेस रैम के 544 शब्द
मैंसिंगल-एक्सेस रैम के 2K वर्ड्स तक
मैंबूट रोम (LF240xA डिवाइस)
मैंएससीआई/एसपीआई बूटलोडर
मैंदो इवेंट-मैनेजर (ईवी) मॉड्यूल (ईवीए और ईवीबी) तक, प्रत्येक में शामिल हैं:
मैंदो 16-बिट सामान्य-उद्देश्य टाइमर
मैंआठ 16-बिट पल्स-चौड़ाई मॉडुलन (पीडब्लूएम) चैनल जो सक्षम करते हैं:
मैंतीन चरण इन्वर्टर नियंत्रण
मैंपीडब्लूएम चैनलों का केंद्र- या किनारे-संरेखण
मैंबाहरी PDPINTx पिन के साथ आपातकालीन PWM चैनल शटडाउन
मैंप्रोग्रामेबल डेडबैंड (डेडटाइम) शूट-थ्रू फॉल्ट को रोकता है
मैंबाहरी घटनाओं की टाइम-स्टैम्पिंग के लिए तीन कैप्चर इकाइयाँ
मैंचुनिंदा पिन के लिए इनपुट क्वालीफायर
मैंऑन-चिप स्थिति एनकोडर इंटरफ़ेस सर्किटरी
मैंसिंक्रनाइज़ ए-टू-डी रूपांतरण
मैंएसी प्रेरण, बीएलडीसी, स्विचड अनिच्छा, और स्टेपर मोटर नियंत्रण के लिए डिज़ाइन किया गया
मैंएकाधिक मोटर और/या कनवर्टर नियंत्रण के लिए लागू
मैंबाहरी मेमोरी इंटरफ़ेस (LF2407A)
मैं192K शब्द x कुल मेमोरी के 16 बिट्स: 64K प्रोग्राम, 64K डेटा, 64K I/O
मैंवॉचडॉग (WD) टाइमर मॉड्यूल
मैं10-बिट एनालॉग-टू-डिजिटल कनवर्टर (एडीसी)
मैं8 या 16 मल्टीप्लेक्स इनपुट चैनल
मैं500 एनएस न्यूनतम रूपांतरण समय
मैंदो इवेंट मैनेजरों द्वारा ट्रिगर किए जाने योग्य ट्विन 8-स्टेट सीक्वेंसर
मैंकंट्रोलर एरिया नेटवर्क (CAN) 2.0B मॉड्यूल (LF2407A, 2406A, 2403A)
मैंसीरियल कम्युनिकेशंस इंटरफेस (एससीआई)
मैं16-बिट सीरियल पेरिफेरल इंटरफ़ेस (SPI) (LF2407A, 2406A, LC2404A, 2403A)
मैंफेज-लॉक्ड-लूप (पीएलएल)-आधारित क्लॉक जनरेशन
मैं40 व्यक्तिगत रूप से प्रोग्राम करने योग्य, बहुसंकेतक सामान्य-उद्देश्य इनपुट/आउटपुट (GPIO) पिन तक
मैंअधिकतम पांच बाहरी व्यवधान (पावर ड्राइव सुरक्षा, रीसेट, दो मास्क करने योग्य व्यवधान)
मैंऊर्जा प्रबंधन:
मैंतीन पावर-डाउन मोड
मैंप्रत्येक परिधीय को स्वतंत्र रूप से पावर डाउन करने की क्षमता
मैंरीयल-टाइम JTAG-अनुपालक स्कैन-आधारित अनुकरण, IEEE मानक 1149.1 (JTAG)
मैंविकास उपकरण शामिल हैं:
मैंटेक्सास इंस्ट्रूमेंट्स (टीआई) एएनएसआई सी कंपाइलर, असेंबलर/लिंकर, और कोड कम्पोज़र स्टूडियो™;डीबगर
मैंमूल्यांकन मॉड्यूल
मैंस्कैन-आधारित स्व-अनुकरण (XDS510™;)
मैंब्रॉड थर्ड-पार्टी डिजिटल मोटर कंट्रोल सपोर्ट
मैंपैकेज विकल्प
मैं144-पिन LQFP PGE (LF2407A)
मैं100-पिन LQFP PZ (2406A, LC2404A)
मैं64-पिन TQFP PAG (LF2403A, LC2403A, LC2402A)
मैं64-पिन क्यूएफपी पीजी (2402ए)
मैंविस्तारित तापमान विकल्प (ए और एस)
मैंए: -40 डिग्री सेल्सियस से 85 डिग्री सेल्सियस
मैंएस: -40 डिग्री सेल्सियस से 125 डिग्री सेल्सियस
कोड कम्पोज़र स्टूडियो और XDS510 टेक्सास इंस्ट्रूमेंट्स के ट्रेडमार्क हैं।
अन्य व्यापार चिन्ह उनके संबंधित स्वामियों की सम्पत्ति हैं।
आईईईई मानक 1149.1-1990, आईईईई मानक टेस्ट-एक्सेस पोर्ट
TMS320C24x, TMS320C2000, TMS320 और C24x टेक्सास इंस्ट्रूमेंट्स के ट्रेडमार्क हैं।
TMS320LF240xA और TMS320LC240xA डिवाइस, TMS320C24x™ के नए सदस्य;डिजिटल सिग्नल प्रोसेसर (डीएसपी) नियंत्रकों की पीढ़ी, TMS320C2000™ का हिस्सा हैं;फिक्स्ड-पॉइंट डीएसपी का मंच।240xA डिवाइस उन्नत TMS320™ प्रदान करते हैं;कम-लागत, कम-शक्ति और उच्च-प्रदर्शन प्रसंस्करण क्षमताओं के लिए C2xx कोर CPU का DSP आर्किटेक्चरल डिज़ाइन।डिजिटल मोटर और गति नियंत्रण अनुप्रयोगों के लिए अनुकूलित कई उन्नत बाह्य उपकरणों को एक सच्चे सिंगल-चिप डीएसपी नियंत्रक प्रदान करने के लिए एकीकृत किया गया है।जबकि मौजूदा C24x™ के साथ कोड-संगत;डीएसपी नियंत्रक डिवाइस, 240xA बढ़ी हुई प्रसंस्करण प्रदर्शन (40 एमआईपीएस) और परिधीय एकीकरण का एक उच्च स्तर प्रदान करता है।डिवाइस-विशिष्ट सुविधाओं के लिए TMS320x240xA डिवाइस सारांश अनुभाग देखें।
240xA पीढ़ी विभिन्न अनुप्रयोगों के लिए आवश्यक विशिष्ट मूल्य / प्रदर्शन बिंदुओं को पूरा करने के लिए तैयार किए गए मेमोरी आकार और विभिन्न बाह्य उपकरणों की एक सरणी प्रदान करती है।32K शब्दों तक के फ्लैश डिवाइस वॉल्यूम उत्पादन के लिए एक लागत प्रभावी रीप्रोग्रामेबल समाधान प्रदान करते हैं।240xA डिवाइस एक पासवर्ड-आधारित "कोड सुरक्षा" सुविधा प्रदान करते हैं जो ऑन-चिप फ्लैश/रोम में संग्रहीत स्वामित्व कोड के अनधिकृत दोहराव को रोकने में उपयोगी है।ध्यान दें कि इन-सर्किट प्रोग्रामिंग की सुविधा के लिए फ्लैश-आधारित उपकरणों में 256-शब्द बूट रोम होता है।240xA परिवार में ROM डिवाइस भी शामिल हैं जो अपने फ्लैश समकक्षों के साथ पूरी तरह से पिन-टू-पिन संगत हैं।
सभी 240xA डिवाइस कम से कम एक इवेंट मैनेजर मॉड्यूल की पेशकश करते हैं जिसे डिजिटल मोटर नियंत्रण और बिजली रूपांतरण अनुप्रयोगों के लिए अनुकूलित किया गया है।इस मॉड्यूल की क्षमताओं में केंद्र- और/या किनारे-संरेखित पीडब्लूएम पीढ़ी, शूट-थ्रू दोषों को रोकने के लिए प्रोग्राम करने योग्य डेडबैंड, और सिंक्रनाइज़ एनालॉग-टू-डिजिटल रूपांतरण शामिल हैं।डुअल इवेंट मैनेजर वाले डिवाइस सिंगल 240xA DSP कंट्रोलर के साथ कई मोटर और/या कन्वर्टर कंट्रोल को सक्षम करते हैं।चुनिंदा ईवी पिनों में एक "इनपुट-क्वालिफायर" सर्किटरी प्रदान की गई है, जो गलती से अनजाने में पिन-ट्रिगरिंग को कम करता है।
उच्च-प्रदर्शन, 10-बिट एनालॉग-टू-डिजिटल कनवर्टर (ADC) का न्यूनतम रूपांतरण समय 375 ns है और यह एनालॉग इनपुट के 16 चैनल तक प्रदान करता है।ADC की स्वतः अनुक्रमण क्षमता बिना किसी CPU ओवरहेड के एकल रूपांतरण सत्र में अधिकतम 16 रूपांतरण करने की अनुमति देती है।
सिस्टम में अन्य उपकरणों को अतुल्यकालिक संचार प्रदान करने के लिए सभी उपकरणों पर एक सीरियल संचार इंटरफ़ेस (एससीआई) एकीकृत किया गया है।अतिरिक्त संचार इंटरफेस की आवश्यकता वाले सिस्टम के लिए, 2407A, 2406A, 2404A, और 2403A 16-बिट सिंक्रोनस सीरियल पेरिफेरल इंटरफ़ेस (SPI) प्रदान करते हैं।2407A, 2406A, और 2403A एक कंट्रोलर एरिया नेटवर्क (CAN) संचार मॉड्यूल प्रदान करते हैं जो 2.0B विनिर्देशों को पूरा करता है।डिवाइस के लचीलेपन को अधिकतम करने के लिए, कार्यात्मक पिन सामान्य-प्रयोजन इनपुट/आउटपुट (GPIO) के रूप में भी कॉन्फ़िगर करने योग्य हैं।
विकास के समय को सुव्यवस्थित करने के लिए, JTAG- अनुरूप स्कैन-आधारित इम्यूलेशन को सभी उपकरणों में एकीकृत किया गया है।यह डिजिटल नियंत्रण प्रणालियों को डीबग करने के लिए आवश्यक गैर-घुसपैठ वाली रीयल-टाइम क्षमताएं प्रदान करता है।C कंपाइलर से लेकर उद्योग-मानक कोड कम्पोज़र स्टूडियो™ तक कोड-जनरेशन टूल का एक पूरा सूट;डीबगर इस परिवार का समर्थन करता है।कई तृतीय-पक्ष डेवलपर न केवल डिवाइस-स्तरीय विकास उपकरण प्रदान करते हैं, बल्कि सिस्टम-स्तरीय डिज़ाइन और विकास समर्थन भी प्रदान करते हैं।
1. आपके आर एंड डी विभाग में कर्मचारी कौन हैं?कितना पढ़े हैं आप?
-आर एंड डी निदेशक: कंपनी की दीर्घकालिक आर एंड डी योजना तैयार करें और अनुसंधान और विकास की दिशा को समझें;कंपनी अनुसंधान एवं विकास रणनीति और वार्षिक अनुसंधान एवं विकास योजना को लागू करने के लिए अनुसंधान एवं विकास विभाग का मार्गदर्शन और पर्यवेक्षण;उत्पाद विकास की प्रगति को नियंत्रित करना और योजना को समायोजित करना;उत्कृष्ट उत्पाद अनुसंधान और विकास टीम, लेखा परीक्षा और प्रशिक्षण संबंधित तकनीकी कर्मियों की स्थापना करें।
आर एंड डी मैनेजर: नया उत्पाद आर एंड डी योजना बनाएं और योजना की व्यवहार्यता प्रदर्शित करें;अनुसंधान एवं विकास कार्य की प्रगति और गुणवत्ता का पर्यवेक्षण और प्रबंधन;नए उत्पाद विकास पर शोध करें और विभिन्न क्षेत्रों में ग्राहकों की आवश्यकताओं के अनुसार प्रभावी समाधान प्रस्तावित करें
आर एंड डी स्टाफ: मुख्य डेटा एकत्र और सॉर्ट करें;कंप्यूटर प्रोग्रामिंग;प्रयोग, परीक्षण और विश्लेषण करना;प्रयोगों, परीक्षणों और विश्लेषणों के लिए सामग्री और उपकरण तैयार करना;माप डेटा रिकॉर्ड करें, गणना करें और चार्ट तैयार करें;सांख्यिकीय सर्वेक्षण आयोजित करें
2. आपका उत्पाद अनुसंधान और विकास विचार क्या है?
- उत्पाद अवधारणा और चयन उत्पाद अवधारणा और मूल्यांकन उत्पाद परिभाषा और परियोजना योजना डिजाइन और विकास उत्पाद परीक्षण और सत्यापन बाजार में लॉन्च